首页> 中文学位 >基于比特自检的Arbiter PUF电路研究及FPGA实现
【6h】

基于比特自检的Arbiter PUF电路研究及FPGA实现

 

目录

声明

第1章 绪 论

1.1 课题研究背景及意义

1.2 国内外研究现状

1.3 本文的主要研究内容

第2章 物理不可克隆函数

2.1 物理不可克隆函数的评估标准

2.2 物理不可克隆函数的应用

2.3 物理不可克隆函数的分类

2.4 本章小结

第3章 Arbiter PUF电路实现

3.1 仲裁器PUF电路基本原理

3.2 基于FPGA的Arbiter PUF电路设计

3.3 基于FPGA的传统Arbiter PUF电路测试

3.4 本章小结

第4章 基于比特自检的Arbiter PUF电路实现及测试

4.1 影响PUF可靠性的因素

4.2 基于比特自检的Arbiter PUF实现

4.3 电路实现与测试结果

4.4 本章小结

第5章 总结与展望

参考文献

致谢

攻读硕士学位期间获得的相关科研成果

展开▼

著录项

  • 作者

    张灵超;

  • 作者单位

    湖北工业大学;

  • 授予单位 湖北工业大学;
  • 学科 电气工程
  • 授予学位 硕士
  • 导师姓名 贺章擎;
  • 年度 2020
  • 页码
  • 总页数
  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 TN9TN;
  • 关键词

相似文献

  • 中文文献
  • 外文文献
  • 专利
AI论文写作

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号