首页> 中文学位 >H.264混合滤波顺序去块滤波模块设计
【6h】

H.264混合滤波顺序去块滤波模块设计

代理获取

目录

封面

声明

中文摘要

英文摘要

插图索引

表格索引

符号对照表

缩略语对照表

目录

第一章 绪论

1.1 视频编解码技术

1.2 H.264视频编码标准

1.3 选题目的及意义

1.4 论文结构

第二章 去块滤波算法

2.1滤波边界强度Bs值的判定

2. 2边界判断与阈值选取

2.3 去块滤波计算步骤

第三章 H.264去块滤波模块改进与优化

3.1 混合滤波顺序

3.2去块滤波器数据通路与工作流程

3.3 视频解码器模块

第四章 H.264去块滤波模块设计

4.1 去块滤波模块FILTERD接口设计

4.2 去块滤波模块架构

4.3 filterdctrl模块设计

4.4 filterdcalc模块设计

4.5 filterdtrans模块设计

第五章 去块滤波模块仿真结果及分析

5.1 系统仿真

5.2 仿真结果及分析

第六章 总结与展望

参考文献

致谢

作者简介

1.基本情况

2.教育背景

3.在学期间的研究成果

展开▼

摘要

在数字图像处理和视频编码技术被广泛应用的今天,人们对图像的清晰度和视频压缩性能都提出了新的要求。H.264/AVC作为JVT小组提出的视频编码标准,以其低码率、高质量的图像和超强的网络适应能力等优势在各个领域得到了广泛的推广和应用。但由于H.264算法基于块变换算法对视频图像进行编码,块效应的产生不可避免。为了减少块效应带来的影响,在保持高压缩率下提高图像质量,H.264解码系统中引入去块滤波器来解决这一问题。
  本文基于对H.264编码标准和去块滤波部分算法进行了研究与讨论,为满足视频编解码芯片高速且低功耗的要求,不同于采用一般滤波顺序的去块滤波模块设计。本文采用一种采用混合滤波顺序,同时结合乒乓存储结构和复用计算单元等方法的新型去块滤波模块设计方案,在提高运算速度的同时力求减少所占用资源。对整个去块滤波模块进行了划分,并且对各个模块内部结构、接口时序和模块功能等进行了详细的分析论述,并且运用Verilog HDL对代码进行编写,采用NCverilog完成仿真工作,最后使用Verdi3结合C模型生成数据完成代码调试工作。设计较大地提升了去块滤波速度,在帧场自适应模式和非帧场自适应模式下各有约13%和40%的速度提升,对项目的后续工作有重要的实际参考价值。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号