首页> 中文学位 >用于嵌入式铁电存储器的集成铁电电容研究
【6h】

用于嵌入式铁电存储器的集成铁电电容研究

代理获取

摘要

近年来,将铁电材料与半导体器件相结合的新器件逐渐得到广泛的应用。其中新型非挥发铁电存储器(FeRAM)与传统的EEPROM 和FLASH 非挥发存储器相比,具有操作电压低、功耗低、信息保持时间长、写操作速度快、抗辐射等优异的特性,非常适合嵌入式应用的要求。而铁电电容是FeRAM 器件的关键组成部分,所以本论文对用于嵌入式铁电存储器的集成铁电电容进行了研究。 铁电薄膜是铁电存储器的基础,根据嵌入式铁电存储器对铁电材料的要求,选择了Zr/Ti比为30/70 的PZT为嵌入式铁电存储器用材料。用Sol-Gel法在Pt/Ti/SiO2/Si(100)结构电极上制备出了PbZr0.30Ti0.70O3 、PbZr0.30Ti0.70O3/PbTiO3 和PbTiO3/PbZr0.30Ti0.70O3/PbTiO3等不同结构的铁电薄膜。对Sol-Gel工艺中溶胶配制、薄膜厚度及均匀性控制、热处理工艺等三个重要的环节进行了优化。通过对不同结构铁电薄膜的微结构与电学性能讨论,指出表面PT层与底部PT层一样也同样可增强薄膜的结晶性能和电学性能,PT/PZT/PT这种夹心结构是一种优化的、适合嵌入式铁电存储器用的铁电薄膜结构。研究了PT层中过量Pb配比对PT/PZT/PT薄膜的微结构与电学性能的影响,发现PT层中过量Pb配比对薄膜的结晶行为的影响很大。PT层中Pb含量是通过影响PT层的结晶,并作为种子层来影响整个薄膜的结晶行为,从而进一步影响薄膜的电学性能。 用SFM的PFM和EFM模式对PT/PZT/PT铁电薄膜的电畴结构及其极化保持特性进行研究。在PFM模式下,压电响应的IPP、OPP以及振幅和相位图像中的复杂畴衬度可归因于晶粒的结晶取向和畴排列所致。薄膜的自发极化电畴主要由极化矢量垂直膜平面方向和偏离膜平面垂直方向的c畴所构成。薄膜中的畴壁与C轴取向的薄膜中方向相反的c畴或a畴都可构成180o的畴壁,而90o畴壁由a畴与c畴或180oa畴与90oa畴构成不同。[111]取向的铁电薄膜,90o畴壁由垂直膜平面方向上相同、面内方向相反,或由垂直膜平面方向上相反、面内方向相同的偏离垂直于膜平面方向上的c畴构成;而180o的畴壁则为垂直膜平面方向和面内方向都相反的偏离垂直于膜平面方向上的c畴构成。在EFM模式下,因电场的连续性和表面吸附电荷的影响,表面电势图的衬度区分度较小,不能观察到自发极化的电畴结构,但对外电场的极化有较高的区分度。用EFM模式研究了电畴极化保持特性,其表面电势差随时间的变化遵从指数函数变化规律。 采用常规的集成电路工艺制备出了较好的集成铁电电容。分析了集成工艺中铁电薄膜刻蚀损伤的机理,指出采用重新热处理的措施,不能完全恢复刻蚀损伤的原因。 根据Sol-Gel 薄膜工艺的特点,将铁电薄膜制备工艺与刻蚀工艺相结合,提出了一种新的铁电电容集成工艺方案。避免了常规集成铁电电容工艺中铁电薄膜刻蚀损伤的因素,得到了几乎无损伤的、有良好电学特性的Pt/PT/PZT/PT/Pt 集成铁电电容,可满足嵌入式铁电存储器中对集成铁电电容的性能要求,且集成工艺与标准的CMOS 完全兼容。 根据铁电体的结构特征,将铁电体的晶体原胞等效为一个偶极子。根据偶极子在电场下的运动规律和统计物理学原理,建立了铁电电容的物理模型,得到了极化强度与电场之间的关系表达式。采用不同的实验结果对所建的模型进行了验证,并将所建的模型与通用仿真平台软件Hspice 相结合。利用所建的铁电电容模型构建了铁电存储器存储单元的优化设计仿真电路,完成了所有电路的功能仿真。通过分析位线分布电容对存储单元数据读出的影响,用所建的铁电电容模型分析了位线电容优值、灵敏放大器灵敏度对应位线电容的最大值和最小值与铁电电容尺寸的关系,从而优化了铁电电容与位线的版图尺寸。最终设计出了基于0.6μm 标准CMOS 工艺的128×8bit 嵌入式铁电存储器的电路和版图,通过了设计规则的检查,为嵌入式铁电存储器的工艺实现打下基础。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号