首页> 外文会议>International Conference onicroelectronics >A 4-bit 6GS/s time-based analog-to-digital converter
【24h】

A 4-bit 6GS/s time-based analog-to-digital converter

机译:一个4位6GS / S的基于时间的模数转换器

获取原文

摘要

This paper proposes a 4-bit 6GS/s Time-Based Analog-to-Digital Converter (TADC) to be integrated inside the Software Defined Radio (SDR) receivers. The TADC is mainly composed of two blocks which are the Voltage-to-Time Converter (VTC) and the Time-to-Digital Converter (TDC). A prototype of the proposed TADC is implemented using 65 nm technology with a sampling rate of 6GS/s. An ENOB of 3.68 is achieved for an input frequency of 1.331 GHz. The whole system consumes a total power of 21.4 mW.
机译:本文提出了一个4位6GS / S的基于时间的模数转换器(TADC),用于集成在软件定义的无线电(SDR)接收器内部。 TADC主要由两个块组成,这些块是电压到时间转换器(VTC)和时间 - 数字转换器(TDC)。 使用65纳米技术实现了所提出的TADC的原型,采样率为6gs / s。 为1.331GHz的输入频率实现了3.68的eNOB。 整个系统消耗了21.4兆瓦的总功率。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号