首页> 外文会议>2014 26th International Conference on microelectronics >A 4-bit 6GS/s time-based analog-to-digital converter
【24h】

A 4-bit 6GS/s time-based analog-to-digital converter

机译:一个基于时间的4位6GS / s模数转换器

获取原文
获取原文并翻译 | 示例

摘要

This paper proposes a 4-bit 6GS/s Time-Based Analog-to-Digital Converter (TADC) to be integrated inside the Software Defined Radio (SDR) receivers. The TADC is mainly composed of two blocks which are the Voltage-to-Time Converter (VTC) and the Time-to-Digital Converter (TDC). A prototype of the proposed TADC is implemented using 65 nm technology with a sampling rate of 6GS/s. An ENOB of 3.68 is achieved for an input frequency of 1.331 GHz. The whole system consumes a total power of 21.4 mW.
机译:本文提出了一个4位6GS / s时基模数转换器(TADC),该转换器将集成到软件定义无线电(SDR)接收器中。 TADC主要由两个模块组成,分别是电压时间转换器(VTC)和时间数字转换器(TDC)。 TADC的原型使用65 nm技术实现,采样率为6GS / s。对于1.331 GHz的输入频率,ENOB为3.68。整个系统的总功耗为21.4 mW。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号