首页> 外文会议>IEEE Asian Solid State Circuits Conference >Fully-integrated 40-Gb/s pulse pattern generator and bit-error-rate tester chipsets in 65-nm CMOS technology
【24h】

Fully-integrated 40-Gb/s pulse pattern generator and bit-error-rate tester chipsets in 65-nm CMOS technology

机译:采用65nm CMOS技术的完全集成40Gb / s脉冲模式发生器和误码率测试仪芯片组

获取原文

摘要

Fully-integrated 40-Gb/s pulse pattern generator (PPG) and bit-error-rate tester (BERT) chipsets has been presented in 65-nm CMOS technology. Using external clock inputs, the PPG and BERT achieve full operation with ultra-wide data range from 40 Mb/s to 40 Gb/s. Built-in PLL and CDR circuits are also included to provide robustness for standard specification testing.
机译:完全集成的40 Gb / s脉冲码型发生器(PPG)和误码率测试仪(BERT)芯片组已采用65 nm CMOS技术推出。使用外部时钟输入,PPG和BERT可实现从40 Mb / s到40 Gb / s的超宽数据范围的完整操作。还包括内置的PLL和CDR电路,以为标准规格测试提供鲁棒性。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号