首页> 外文会议>IEEE International Symposium on Circuits and Systems >A Low-Voltage 3 mW 10-bit 4MS/S Pipeline ADC in Digital CMOS for Sensor Interfacing
【24h】

A Low-Voltage 3 mW 10-bit 4MS/S Pipeline ADC in Digital CMOS for Sensor Interfacing

机译:用于传感器接口的数字CMOS中的低压3 MW 10位4ms / S管道ADC

获取原文

摘要

A 1.5V 10-b 4MS/s pipeline ADC for sensor interfacing is described. Amplifiers are efficiently shared between stages and low-voltage techniques are used to reduce the power supply down to 1.4V. The selected resolution-per-stage greatly simplifies the implementation of a low-power design. Simulated results using a standard digital 0.18μm CMOS technology exhibit 9.5 effective bits at Nyquist-rate. The chip occupies 0.6 mm{sup}2 and dissipates only 3 mW at maximum conversion-rate.
机译:描述了1.5V 10-B 4MS / S管道ADC用于传感器接口。在级之间有效共享放大器,使用低压技术将电源降至1.4V。每个所选分辨率的每阶段大大简化了低功耗设计的实现。使用标准数字0.18μmCMOS技术的模拟结果展示了奈奎斯特率的9.5有效位。该芯片占0.6mm {sup} 2,并以最大转换速率仅消散3 mw。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号