机译:8 Gb / s 60 GHz 65 nm LP CMOS接收器中的混合信号I / Q 32系数Rx前馈均衡器,100系数决策反馈均衡器的设计技术
机译:采用0.18- $ muhbox m $ SiGe BiCMOS技术的1-Tap 40-Gb / s前瞻决策反馈均衡器
机译:采用0.18- $ muhbox m $ SiGe BiCMOS技术的1-Tap 40-Gb / s前瞻决策反馈均衡器
机译:具有25nm SOI CMOS中的2级连续时间线性均衡器和1分判决反馈均衡器的20 GB / s,0.66-PJ /位串行接收器
机译:采用0.18微米硅锗化物BiCMOS技术的1抽头40 Gbps前瞻决策反馈均衡器。
机译:一个3.0 Gsymbol / S / Lane MIPI C-PHY接收器具有用于移动CMOS图像传感器的自适应电平依赖性均衡器
机译:3.75Gbps可配置连续时间线性均衡器和3分判决反馈均衡器在65nm CMOS中
机译:HF skywave通信的判决反馈均衡器测试结果。设计权衡和性能数据用于Kalman和Lms-决策反馈均衡器。