机译:采用0.18- $ muhbox m $ SiGe BiCMOS技术的1-Tap 40-Gb / s前瞻决策反馈均衡器
BiCMOS integrated circuits; Ge-Si alloys; circuit feedback; decision feedback equalisers; integrated circuit design; 0.18 micron; 230 mA; 3.3 V; 40 Gbit/s; BiCMOS technology; SiGe; analog differential voltage controls; decision feedback equalizer; high-speed clock di;
机译:采用0.18- $ muhbox m $ SiGe BiCMOS技术的1-Tap 40-Gb / s前瞻决策反馈均衡器
机译:采用0.18- $ muhbox m $ SiGe BiCMOS技术的40GSamples / s保持放大器的设计方法
机译:采用0.18- $ muhbox m $ SiGe BiCMOS技术的40GSamples / s保持放大器的设计方法
机译:采用0.18 / spl mu / m SiGe BiCMOS技术的1抽头40 Gbps超前决策反馈均衡器
机译:采用0.18微米硅锗化物BiCMOS技术的1抽头40 Gbps前瞻决策反馈均衡器。
机译:基于混合l1 / l2范数最小化和OMP算法的MIMO系统稀疏FIR决策反馈均衡器设计。
机译:SiGe技术中高达110Gb / s的判决反馈均衡器的设计和测量技术
机译:HF skywave通信的判决反馈均衡器测试结果。设计权衡和性能数据用于Kalman和Lms-决策反馈均衡器。