首页> 外文会议>2011 Symposium on VLSI Circuits : Digest of Technical Papers >A 71dB SFDR open loop VCO-based ADC using 2-level PWM modulation
【24h】

A 71dB SFDR open loop VCO-based ADC using 2-level PWM modulation

机译:使用2级PWM调制的71dB SFDR开环基于VCO的ADC

获取原文

摘要

A highly linear calibration free VCO-based ADC uses a two-level modulator to eliminate distortion caused by tuning non-linearity of the VCO. The proposed architecture does not require a multi-level feedback DAC and eases anti-aliasing requirements. Fabricated in 90nm CMOS process, the prototype ADC achieves better than 71dB SFDR and 59.1dB SNDR in 8MHz signal bandwidth and consumes 4.3mW.
机译:一个高度线性,无校准且基于VCO的ADC使用一个两级调制器来消除由调整VCO的非线性引起的失真。所提出的架构不需要多级反馈DAC,并且减轻了抗混叠的要求。原型ADC采用90nm CMOS工艺制造,在8MHz的信号带宽中达到了优于71dB的SFDR和59.1dB的SNDR,功耗为4.3mW。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号