首页> 外文会议>2011 Symposium on VLSI Circuits : Digest of Technical Papers >A 10b 320 MS/s 40 mW open-loop interpolated pipeline ADC
【24h】

A 10b 320 MS/s 40 mW open-loop interpolated pipeline ADC

机译:一个10b 320 MS / s 40 mW开环内插管线ADC

获取原文

摘要

An open-loop interpolated pipeline ADC is proposed. Weight controlled capacitor arrays are introduced to realize an interpolation and a pipelined operation with open-loop amplifiers. The 10-bit ADC fabricated in 90 nm CMOS demonstrates ENOB of 8.5b over 80 MHz bandwidth (BW) and a conversion rate of 320 MS/s without linearity compensation and consumes 40 mW. The FoMs are 780 fJ/c.-s. defined by the 80 MHz BW and 390 fJ/c.-s. defined by the 320 MSps conversion rate with a BW of 80 MHz.
机译:提出了一种开环插值流水线ADC。引入了重量控制电容器阵列,以利用开环放大器实现插值和流水线操作。在90 nm CMOS中制造的10位ADC在80 MHz带宽(BW)上的ENOB值为8.5b,转换速率为320 MS / s(无线性补偿),功耗为40 mW。 FoM为780 fJ / c.-s。由80 MHz带宽和390 fJ / c.-s定义。由320 MSps转换速率定义,带宽为80 MHz。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号