【24h】

SHA-3 on ARM11 Processors

机译:在ARM11处理器上的SHA-3

获取原文

摘要

This paper presents high-speed assembly implementations of the 256-bit-output versions of all five SHA-3 finalists and of SHA-256 for the ARM11 family of processors. We report new speed records for all of the six implemented functions. For example our implementation of the round-3 version of JH-256 is 35% faster than the fastest implementation of the round-2 version of JH-256 in eBASH. Scaled with the number of rounds this is more than a 45% improvement. We also improve upon previous assembly implementations for 32-bit ARM processors. For example the implementation of Grostl-256 described in this paper is about 20% faster than the arm32 implementation in eBASH.
机译:本文介绍了所有五个SHA-3决赛入围者的256位输出版本以及ARM11系列处理器的SHA-256的高速汇编实现。我们报告所有六个已实现功能的新速度记录。例如,我们在eBASH中对JH-256的第3轮版本的实现比对最快的对JH-256的第2轮版本的实现快35%。与回合数成比例,这可以提高45%以上。我们还改进了先前针对32位ARM处理器的汇编实现。例如,本文所述的Grostl-256实现比eBASH中的arm32实现快约20%。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号