首页> 外文会议>Symposium on VLSI Circuits >A 65-nm 0.5-V 17-pJ/frame.pixel DPS CMOS image sensor for ultra-low-power SoCs achieving 40-dB dynamic range
【24h】

A 65-nm 0.5-V 17-pJ/frame.pixel DPS CMOS image sensor for ultra-low-power SoCs achieving 40-dB dynamic range

机译:用于超低功耗SOC的65nm 0.5V 17-PJ /框架。用于实现40-DB动态范围的超低功耗SOCPIXEL DPS CMOS图像传感器

获取原文

摘要

We propose a CMOS image sensor operating at ultra-low voltage (ULV) in a 65-nm low-power (LP) CMOS logic process for ultra-low-power SoC integration. Energy of 17-pJ/frame.pixel and 4×4-µm pixel size with 57-% fill factor are achieved at 0.5 V with digital pixel sensor (DPS) and time-based readout while reaching 40-dB dynamic range (DR) despite high leakage currents and Vt variability, thanks to delta-reset sampling (DRS) as well as gating and adaptive body biasing (ABB) of the 2-transistor (2-T) in-pixel comparator.
机译:我们提出了一种在65-NM低功耗(LP)CMOS逻辑过程中以超低电压(ULV)操作的CMOS图像传感器,用于超低功耗SOC集成。 17-pJ /框架的能量为57-%填充因子的瓶子和4×4-μm像素尺寸,在0.5V下实现0.5V,在达到40-DB动态范围(DR)的同时,使用数字像素传感器(DPS)和基于时间的读数。尽管较高的漏电流和VT变异性,但由于达倍复位采样(DRS)以及2晶体管(2-T)的栅极复位采样(DRS)以及像素相比之位的比较器的栅极和自适应体偏置(ABB)。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号