首页> 外文会议>Circuits and Systems, (APCCAS), 2006 IEEE Asia Pacific Conference on >A Multi-Context FPGA Using a Floating-Gate-MOS Functional Pass-Gate and Its CAD Environment
【24h】

A Multi-Context FPGA Using a Floating-Gate-MOS Functional Pass-Gate and Its CAD Environment

机译:使用浮动门MOS功能通道的多上下文FPGA及其CAD环境

获取原文

摘要

Multi-context FPGAs (MC-FPGAs) have multiple memory bits per configuration bit forming configuration planes for fast switching between contexts. The additional memory planes cause significant overhead in area and power consumption. To overcome the overhea
机译:多上下文FPGA(MC-FPGA)每个配置位具有多个存储位,从而形成用于在上下文之间快速切换的配置平面。额外的内存平面会在面积和功耗上造成大量开销。克服压力过大

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号