首页> 中文会议>第十一届计算机工程与工艺全国学术年会 >一种32位低功耗高速浮点DSP乘法部件的设计

一种32位低功耗高速浮点DSP乘法部件的设计

摘要

基于0.18微米CMOS工艺模型,实现了32的低功耗高速浮点DSP的乘法器。没有采用通常采用的Booth编码电路结构,32个部分积直接相加,同时采用Wallace树型结构。实验结果证明在这种结构下仍然获得较高性能,较低功耗的乘法器。在1.8V工作电压下,运算时间为8ns,功耗为2.074mW。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号