首页> 外国专利> Black box timing model for latch-based systems

Black box timing model for latch-based systems

机译:基于闩锁的系统的黑匣子时序模型

摘要

A method of creating a black box timing model for a digital circuit. The digital circuit is characterized by a block model having at least one input and at least one output. The method determines a delay statement for the output of the block model. The method also determines an input set-up constraint for the input of the block model. The input set-up constraint is based upon the delay statement. The model is then used with a static timing analyzer to accurately model a flow-through circuit.
机译:一种为数字电路创建黑匣子时序模型的方法。该数字电路的特征在于具有至少一个输入和至少一个输出的模块模型。该方法确定用于块模型的输出的延迟语句。该方法还确定用于块模型的输入的输入建立约束。输入建立约束基于delay语句。然后将该模型与静态时序分析器一起使用,以对流过电路进行精确建模。

著录项

  • 公开/公告号US2003088838A1

    专利类型

  • 公开/公告日2003-05-08

    原文格式PDF

  • 申请/专利权人 BECKER MATTHEW;LIN CHEN LI;

    申请/专利号US20010008930

  • 发明设计人 MATTHEW BECKER;CHEN LI LIN;

    申请日2001-11-08

  • 分类号G06F17/50;

  • 国家 US

  • 入库时间 2022-08-22 00:07:31

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号