首页> 外国专利> FPGA with improved structure for implementing large multiplexers

FPGA with improved structure for implementing large multiplexers

机译:具有改进结构的FPGA,用于实现大型多路复用器

摘要

Novel structures for implementing wide multiplexers from user designs in FPGA CLBs. Input multiplexers providing the function generator data input signals are modified to function not just based on values stored in configuration memory cells, but also under the control of user signals. Thus, the input multiplexers of the invention are much more flexible than traditional input multiplexers. In one embodiment, the improved data input multiplexer is provided on two of four data input terminals of the function generator, enabling the implementation of an 8-to-1 multiplexer using only a single function generator. Another embodiment applies the concept of mixed memory cell and user control of a multiplexer to the general interconnect structure of an FPGA.
机译:通过FPGA CLB中的用户设计实现宽复用器的新颖结构。提供函数发生器数据输入信号的输入多路复用器不仅可以根据配置存储单元中存储的值进行修改,而且还可以在用户信号的控制下工作。因此,本发明的输入多路复用器比传统的输入多路复用器更加灵活。在一个实施例中,改进的数据输入多路复用器被提供在函数发生器的四个数据输入端子中的两个上,使得能够仅使用单个函数发生器来实现8对1多路复用器。另一个实施例将混合存储单元和多路复用器的用户控制的概念应用于FPGA的通用互连结构。

著录项

  • 公开/公告号US6784692B1

    专利类型

  • 公开/公告日2004-08-31

    原文格式PDF

  • 申请/专利权人 XILINX INC.;

    申请/专利号US20030375791

  • 发明设计人 ALIREZA S. KAVIANI;

    申请日2003-02-25

  • 分类号H03K191/77;H03K176/20;

  • 国家 US

  • 入库时间 2022-08-21 23:18:24

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号