首页> 外国专利> High throughput AES architecture

High throughput AES architecture

机译:高通量AES架构

摘要

An advanced encryption system (AES) architecture includes a maximum parallel encryption module which implements one round of the AES algorithm in one clock cycle, and a maximum parallel key scheduling module which generates sub-keys in one clock cycle in parallel with the encryption module, thereby permitting feedback modes of operation to be used without adversely affecting AES throughput. A controller controls the operation of the encryption and key scheduling modules such that one round is completed per clock cycle. The controller is preferably part of a hierarchical distributed control scheme comprising communicating finite state machines (FSMs). The architecture also preferably includes asynchronous input and output buffers.
机译:先进的加密系统(AES)架构包括:一个最大并行加密模块,该模块在一个时钟周期内实施一轮AES算法;以及一个最大并行密钥调度模块,该模块在一个时钟周期内与加密模块并行生成子密钥,从而允许使用反馈操作模式,而不会不利地影响AES吞吐量。控制器控制加密和密钥调度模块的操作,以使每个时钟周期完成一轮。控制器优选地是包括通信有限状态机(FSM)的分级分布式控制方案的一部分。该体系结构还优选地包括异步输入和输出缓冲器。

著录项

  • 公开/公告号US7221763B2

    专利类型

  • 公开/公告日2007-05-22

    原文格式PDF

  • 申请/专利权人 INGRID VERBAUWHEDE;

    申请/专利号US20020132788

  • 发明设计人 INGRID VERBAUWHEDE;

    申请日2002-04-24

  • 分类号H04L9/00;H04L9/28;

  • 国家 US

  • 入库时间 2022-08-21 21:00:58

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号