首页> 外国专利> System and method of maximizing integrated circuit manufacturing yield with fabrication process simulation driven layout optimization

System and method of maximizing integrated circuit manufacturing yield with fabrication process simulation driven layout optimization

机译:通过制造过程仿真驱动的布局优化来最大化集成电路制造良率的系统和方法

摘要

A system and a method of maximizing the manufacturing yield of integrated circuit (“IC”) design using IC fabrication process simulation driven layout optimization is described. An IC design layout is automatically modified through formulation of a layout optimization problem utilizing the results of layout fabrication process compliance analysis tools. The modification of layout is performed adaptively and iteratively to make an IC layout less susceptible to yield issues while maintaining design rule correctness and minimal circuit performance impact.
机译:描述了使用IC制造过程仿真驱动的布局优化来最大化集成电路(“ IC”)设计的制造成品率的系统和方法。通过使用布局制造过程合规性分析工具的结果来设计布局优化问题,可以自动修改IC设计布局。布局的修改是自适应地和迭代地执行的,以使IC布局在保持设计规则正确性和最小电路性能影响的同时,不易受到良率问题的影响。

著录项

  • 公开/公告号US2008046846A1

    专利类型

  • 公开/公告日2008-02-21

    原文格式PDF

  • 申请/专利权人 MARKO P. CHEW;YUE YANG;

    申请/专利号US20070888597

  • 发明设计人 MARKO P. CHEW;YUE YANG;

    申请日2007-08-01

  • 分类号G06F17/50;

  • 国家 US

  • 入库时间 2022-08-21 20:12:43

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号