首页> 外国专利> ADAPTIVE THREAD ID CACHE MECHANISM FOR AUTONOMIC PERFORMANCE TUNING

ADAPTIVE THREAD ID CACHE MECHANISM FOR AUTONOMIC PERFORMANCE TUNING

机译:用于自适应性能调整的自适应线程ID缓存机制

摘要

An apparatus and method for inhibiting data cache thrashing in a multi-threading execution mode through simulating a higher level of associativity in a data cache. The apparatus temporarily splits a data cache into multiple regions and each region is selected according to a thread ID indicator in an instruction register. The data cache is split when the apparatus is in the multi-threading execution mode indicated by an enable cache split bit.
机译:通过模拟数据高速缓存中较高级别的关联性来抑制多线程执行模式下的数据高速缓存抖动的设备和方法。该设备将数据高速缓存临时划分为多个区域,并且根据指令寄存器中的线程ID指示符来选择每个区域。当设备处于由启用缓存分割位指示的多线程执行模式时,分割数据缓存。

著录项

  • 公开/公告号US2008010393A1

    专利类型

  • 公开/公告日2008-01-10

    原文格式PDF

  • 申请/专利权人 DAVID A. LUICK;

    申请/专利号US20070775325

  • 发明设计人 DAVID A. LUICK;

    申请日2007-07-10

  • 分类号G06F12/00;

  • 国家 US

  • 入库时间 2022-08-21 20:10:50

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号