首页> 外国专利> Control and data flow graph generation for hardware description languages

Control and data flow graph generation for hardware description languages

机译:硬件描述语言的控制和数据流图生成

摘要

An example method of generating a control and data flow graph for hardware description language (HDL) code specifying a circuit design is described. The method includes traversing an abstract syntax tree (AST) representation of the HDL code having a plurality of modules on a module-by-module basis. The method further includes adding an execution unit to the control and data flow graph for each module having concurrent paths. Each execution unit includes nodes in the control and data flow graph. The nodes include a loopback sink that merges the concurrent paths and a loopback source that receives feedback from the loopback sink and propagates the feedback to the concurrent paths.
机译:描述了一种为指定电路设计的硬件描述语言(HDL)代码生成控制和数据流图的示例方法。该方法包括在逐模块的基础上遍历具有多个模块的HDL代码的抽象语法树(AST)表示。该方法进一步包括针对具有并发路径的每个模块向控制和数据流图添加执行单元。每个执行单元在控制和数据流图中包括节点。节点包括合并并发路径的环回接收器和从环回接收器接收反馈并将反馈传播到并发路径的环回源。

著录项

  • 公开/公告号US9619601B1

    专利类型

  • 公开/公告日2017-04-11

    原文格式PDF

  • 申请/专利权人 XILINX INC.;

    申请/专利号US201514603259

  • 发明设计人 JASON VILLARREAL;VALERIA MIHALACHE;

    申请日2015-01-22

  • 分类号G06F17/50;G06F9/44;

  • 国家 US

  • 入库时间 2022-08-21 13:46:49

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号