首页> 外国专利> EFFICIENT RANGE-BASED MEMORY WRITEBACK TO IMPROVE HOST TO DEVICE COMMUNICATION FOR OPTIMAL POWER AND PERFORMANCE

EFFICIENT RANGE-BASED MEMORY WRITEBACK TO IMPROVE HOST TO DEVICE COMMUNICATION FOR OPTIMAL POWER AND PERFORMANCE

机译:有效的基于范围的存储器回写,以提高设备通信的主机性能,以实现最佳功率和性能

摘要

Method and apparatus for efficient range-based memory writeback is described herein. One embodiment of an apparatus includes a system memory, a plurality of hardware processor cores each of which includes a first cache, a decoder circuitry to decode an instruction having fields for a first memory address and a range indicator, and an execution circuitry to execute the decoded instruction. Together, the first memory address and the range indicator define a contiguous region in the system memory that includes one or more cache lines. An execution of the decoded instruction causes any instances of the one or more cache lines in the first cache to be invalidated. Additionally, any invalidated instances of the one or more cache lines that are dirty are to be stored to system memory.
机译:本文描述了用于有效的基于范围的存储器写回的方法和装置。装置的一个实施例包括系统存储器,多个硬件处理器核中的每一个包括第一高速缓存,解码器电路,该解码器电路对具有用于第一存储器地址和范围指示符的字段的指令进行解码,以及执行电路以执行该指令。解码指令。第一存储器地址和范围指示符一起定义了系统存储器中的一个连续区域,该连续区域包括一个或多个高速缓存行。解码指令的执行导致第一高速缓存中一个或多个高速缓存行的任何实例无效。另外,脏的一个或多个高速缓存行的任何无效实例都将存储到系统内存中。

著录项

  • 公开/公告号US2020233664A1

    专利类型

  • 公开/公告日2020-07-23

    原文格式PDF

  • 申请/专利权人 INTEL CORPORATION;

    申请/专利号US201916717258

  • 申请日2019-12-17

  • 分类号G06F9/30;G06F12/128;G06F12/0804;G06F9/38;G06F12/0811;G06F13/28;G06F12/0891;G06F12/0875;G06F12/0842;

  • 国家 US

  • 入库时间 2022-08-21 11:23:46

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号