首页> 中国专利> 一种基于FPGA和CPU综合控制的星上时间管理系统

一种基于FPGA和CPU综合控制的星上时间管理系统

摘要

本发明公开了一种基于FPGA和CPU综合控制的星上时间管理系统,能够进行综合的星上时间管理,其资源利用率高、精度高且满足星上任务时间同步的要求。本发明技术方案为:基于FPGA和CPU综合控制的星上时间管理系统,包括FPGA芯片和CPU芯片。FPGA芯片中集成有如下模块:内部交互接口模块,连接CPU芯片。校时模块根据CPU芯片发来的校时控制信号进行校时,修正守时模块的守时结果。守时模块存储守时结果并发送至CPU芯片;守时模块,将FPGA芯片中产生的标准授时脉冲通过外部输出接口模块输出。授时模块存储守时结果;授时模块接收CPU芯片发来的地面授时指令并修正守时模块的守时结果。外部输出接口模块连接外部接受授时的设备。

著录项

  • 公开/公告号CN107894706B

    专利类型发明专利

  • 公开/公告日2021-04-06

    原文格式PDF

  • 申请/专利权人 山东航天电子技术研究所;

    申请/专利号CN201711269201.1

  • 申请日2017-12-05

  • 分类号G04R20/04(20130101);G06F9/48(20060101);G06F9/50(20060101);

  • 代理机构11120 北京理工大学专利中心;

  • 代理人高会允;仇蕾安

  • 地址 264003 山东省烟台市高新区航天路513号

  • 入库时间 2022-08-23 11:38:14

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号