首页> 中国专利> 一种在FPGA上实现的亚稳态真随机数发生器

一种在FPGA上实现的亚稳态真随机数发生器

摘要

本发明公开了一种在FPGA上实现的亚稳态真随机数发生器,该亚稳态真随机数发生器的延时电路包括一个可配置延时链,可配置延时链包括粗调模块和精调模块,粗调模块包括32个粗调单元,粗调单元包括第一6输入查找表和二选一选择器,第一6输入查找表的第一个输入端口和二选一选择器的第一输入端连接且其连接端为粗调单元的输入端,第一6输入查找表的第二个输入端口、第三个输入端口、第四个输入端口、第五个输入端口和第六个输入端口均接入低电平0,第一6输入查找表的输出端口和二选一选择器的第二输入端连接;优点是可以很好地抵消固有延时偏差,自动化程度高,工作点不易偏离,输出速率高。

著录项

  • 公开/公告号CN107918535B

    专利类型发明专利

  • 公开/公告日2021-02-19

    原文格式PDF

  • 申请/专利权人 宁波大学;

    申请/专利号CN201711141886.1

  • 发明设计人 汪鹏君;方洪圳;张跃军;

    申请日2017-11-17

  • 分类号G06F7/58(20060101);

  • 代理机构33226 宁波奥圣专利代理有限公司;

  • 代理人方小惠

  • 地址 315211 浙江省宁波市江北区风华路818号

  • 入库时间 2022-08-23 11:32:16

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号