首页> 中国专利> CMOS功耗平衡延时不敏感加法器用的进位产生电路

CMOS功耗平衡延时不敏感加法器用的进位产生电路

摘要

CMOS功耗平衡延时不敏感超前进位加法器用的进位产生电路和进位控制的进位产生电路属于密码芯片设计中的抗功耗分析工具领域,进位产生电路的特征在于:它含有一对交叉耦合的PMOS管,其漏极作为输出端;一对由时钟信号控制的PMOS管作充电开关;一对由时钟信号控制的NMOS管作放电开关;在放电开关和地之间有一个求值网络,它含有进位消除、进位传递、进位产生、输入信号控制的管子及相应的平衡管、复位管,共同构成一个动态差分求值电路,以保证得到一个对称的充放电结构。本发明从而构成一个动态交叉耦合差分电路。用本发明电路制作的功耗平衡加法器与一般加法器相比,其功率信号的信噪比升高了9倍。

著录项

  • 公开/公告号CN100428248C

    专利类型发明授权

  • 公开/公告日2008-10-22

    原文格式PDF

  • 申请/专利权人 清华大学;

    申请/专利号CN200410101820.6

  • 发明设计人 孙义和;李翔宇;

    申请日2004-12-24

  • 分类号G06F17/50(20060101);H04L9/30(20060101);

  • 代理机构

  • 代理人

  • 地址 100084 北京市北京100084-82信箱

  • 入库时间 2022-08-23 09:01:14

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2014-02-19

    未缴年费专利权终止 IPC(主分类):G06F 17/50 授权公告日:20081022 终止日期:20121224 申请日:20041224

    专利权的终止

  • 2008-10-22

    授权

    授权

  • 2005-09-14

    实质审查的生效

    实质审查的生效

  • 2005-07-20

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号