法律状态公告日
法律状态信息
法律状态
2019-01-04
授权
授权
2017-03-22
实质审查的生效 IPC(主分类):H03K19/0944 申请日:20160921
实质审查的生效
2017-03-22
实质审查的生效 IPC(主分类):H03K 19/0944 申请日:20160921
实质审查的生效
2017-02-22
公开
公开
2017-02-22
公开
公开
机译: 用于驱动存储器件输出引线的输出电路,该输出电路包括三态反相缓冲器和耦合在该缓冲器输入引线和该缓冲器输出引线之间的传输门
机译: CMOS逻辑输入缓冲器阈值电路用于DRAM或微型计算机的IC-具有CMOS反相器,该反相器包括两个电导率不同的串联FET和并联的,具有电导率受控的第三FET。电源电压
机译: 自举电路和具有自举电路的数据输出缓冲器