首页> 中国专利> 一种高速采集处理系统瞬态功耗降低电路及方法

一种高速采集处理系统瞬态功耗降低电路及方法

摘要

一种高速采集处理系统瞬态功耗降低电路及方法,基于多片AD和FPGA实现,多片高速AD模数转换模块完成多路宽带信号的采集,FPGA完成多片高速AD模数转换模块的上电控制、配置并完成高速AD模数转换模块输出的高速并行信号的接收及处理,开关电源类型的DC/DC模块完成+28V转+5V,开关电源类型的点负载模块分别完成+5V电压转+1.2V电压和+5V电压转+2.5V电压的功能,多片线性稳压电源模块完成+2.5V转+1.9V的功能,调节点负载模块的开关频率和补偿参数。本发明使高速采集电路在FPGA加载及宽带信号输入的情况下瞬态功耗得到一定的抑制,DC/DC模块在瞬态功耗接近额定输出时仍能稳定工作,从而保证DC/DC模块较高的输出效率,从而降低了整机的热耗。

著录项

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2017-05-10

    授权

    授权

  • 2016-05-04

    实质审查的生效 IPC(主分类):G05F 1/56 申请日:20151216

    实质审查的生效

  • 2016-04-06

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号