首页> 中国专利> 一种基于FPGA+DSP构架的高速数据记录系统的构建方法

一种基于FPGA+DSP构架的高速数据记录系统的构建方法

摘要

一种基于FPGA+DSP架构的高速数据记录系统的构建方法,包括以下五个步骤;步骤一:记录系统初始化及自检;步骤二:原始数据采集;需要采集的数据分为3个部分:1.AD芯片MAX1270采集的参考电压;2.485通信接口端传输原始数据信号;3.GSP守时、星历信息等数据;步骤三:DSP核心控制芯片写入主函数,控制系统流程;步骤四:FPGA核心控制芯片控制FLASH存储芯片实现数据存储;步骤五:PC端测控软件实现数据读取分析;数据记录系统在未连接PC的情况下完成数据记录,之后通过USB接口与PC连接,通过PC端测控软件将数据存储为Excel格式的表格,便于对数据进行分析。

著录项

  • 公开/公告号CN103678728B

    专利类型发明专利

  • 公开/公告日2016-10-26

    原文格式PDF

  • 申请/专利权人 北京航空航天大学;

    申请/专利号CN201310606616.9

  • 申请日2013-11-25

  • 分类号G06F17/40(20060101);G06F13/16(20060101);

  • 代理机构11232 北京慧泉知识产权代理有限公司;

  • 代理人王顺荣;唐爱华

  • 地址 100191 北京市海淀区学院路37号

  • 入库时间 2022-08-23 09:47:59

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2016-10-26

    授权

    授权

  • 2014-04-23

    实质审查的生效 IPC(主分类):G06F 17/40 申请日:20131125

    实质审查的生效

  • 2014-03-26

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号