首页> 中国专利> 一种基于噪声卷积的雷达干扰的FPGA实现方法及系统

一种基于噪声卷积的雷达干扰的FPGA实现方法及系统

摘要

本发明提供的一种基于噪声卷积的雷达干扰的FPGA实现方法及系统,射频收发模块可直接完成从射频端到基带信号、从基带信号到射频端的处理流程,可直接对覆盖波段内的雷达信号进行干扰信号的生成,工程实现快速高效,具有很大的工程实践意义,并且本发明使用数字射频存储技术,对真实的雷达发射信号进行存储,来进行噪声卷积干扰信号的生成,和雷达的发射信号有较高的相干性,进行匹配滤波时,可获得较好的匹配滤波增益,节省了干扰机的能量,具有很好的工程实现价值。

著录项

  • 公开/公告号CN113009430A

    专利类型发明专利

  • 公开/公告日2021-06-22

    原文格式PDF

  • 申请/专利权人 西安电子科技大学;

    申请/专利号CN202110224748.X

  • 申请日2021-03-01

  • 分类号G01S7/38(20060101);G05B19/042(20060101);

  • 代理机构61230 西安嘉思特知识产权代理事务所(普通合伙);

  • 代理人刘长春

  • 地址 710000 陕西省西安市雁塔区太白南路2号

  • 入库时间 2023-06-19 11:32:36

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2023-06-30

    授权

    发明专利权授予

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号