首页> 中国专利> 基于FPGA的微光视频帧间累加降噪算法的实时实现方法

基于FPGA的微光视频帧间累加降噪算法的实时实现方法

摘要

本发明公开了一种基于FPGA的微光视频帧间累加降噪算法的实时实现方法。计算和存储多帧图像对应像素点与当前帧对应像素点灰度值的差值。根据与当前帧的时间远近程度,分配不同位宽来存储与当前帧相同像素点灰度值的差值,输出时每个像素时钟得到两个16位数据共32位,包括8位最新帧该像素点灰度数据和由剩余24位存储的7个灰度差值信息,经过计算获得8帧累加平均后的灰度信息输出。本发明降低了所需存储器件容量要求,也降低了多帧累加算法所需的存储器件时钟频率要求。

著录项

  • 公开/公告号CN107886487A

    专利类型发明专利

  • 公开/公告日2018-04-06

    原文格式PDF

  • 申请/专利权人 南京理工大学;

    申请/专利号CN201711256330.7

  • 申请日2017-12-03

  • 分类号G06T5/00(20060101);H04N5/21(20060101);

  • 代理机构32203 南京理工大学专利中心;

  • 代理人王玮

  • 地址 210094 江苏省南京市孝陵卫200号

  • 入库时间 2023-06-19 04:58:04

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2018-05-01

    实质审查的生效 IPC(主分类):G06T5/00 申请日:20171203

    实质审查的生效

  • 2018-04-06

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号