退出
我的积分:
中文文献批量获取
外文文献批量获取
王森;
国防科技大学ATR实验室;
湖南长沙410073;
动态规划; 能量累加; 现场可编程门阵列; 应用;
机译:基于FPGA的动态规划算法的省时分段技术
机译:基于四叉树自底向上方法的图像压缩算法的FPGA实现
机译:基于DSP-FPGA的SVM算法的实时实现方法
机译:基于Simulink模型的具有HDL编码器兼容性的浮点管道累加器设计,用于FPGA实现
机译:基于支持向量机分类的超声探伤算法的FPGA实现。
机译:基于模型的设计浮点累加器。研究案例:支持向量机内核功能的FPGA实现
机译:基于动态规划算法对平行液压混合总线的制动能量恢复的可实现策略研究
机译:基于FpGa的高效集群检测算法实现时间投影室偏振计中的条带检测器读出系统。
机译:基于块的FBLMS算法的基于浮动点的FPGA实现装置和方法
机译:基于FPGA的高速低延迟浮点累加器及其实现方法
抱歉,该期刊暂不可订阅,敬请期待!
目前支持订阅全部北京大学中文核心(2020)期刊目录。