首页> 中国专利> 基于Multi-Vt技术的低功耗FPGA及配套的EDA设计方法

基于Multi-Vt技术的低功耗FPGA及配套的EDA设计方法

摘要

本发明公开了一种基于Multi-Vt技术的低功耗FPGA及配套EDA设计方法,属于现场可编程门阵列(FPGA)及电子设计自动化(EDA)设计技术领域。本发明的FPGA以现有的岛形结构为总体结构,基本逻辑单元(BLE)基于查找表(LUT)结构,可编程逻辑及布线开关的配置基于SRAM单元。本发明的特征在于:FPGA芯片的编程电路及所有的SRAM配置单元均采用高阈值低功耗晶体管实现;FPGA芯片的输入输出单元和逻辑单元块根据芯片面向的应用领域,通过众多应用实例的统计分析得出一定的布局和比例,分别采用不同阈值晶体管实现;综合步骤对基本逻辑单元级网表进行时序分析并标注关键路径和基本逻辑单元的关键度;映射步骤根据基本逻辑单元的关键度进行打包并标注打包后的逻辑单元块和输入输出单元是否属于关键逻辑单元块或关键输入输出单元;布局布线步骤中以逻辑单元块和输入输出单元是否为关键逻辑单元块或关键输入输出单元为约束条件进行布局。本发明在基本不影响电路性能的前提下,将大大降低电路的静态功耗,从而降低电路的总体功耗。

著录项

  • 公开/公告号CN103106291A

    专利类型发明专利

  • 公开/公告日2013-05-15

    原文格式PDF

  • 申请/专利权人 中国科学院微电子研究所;

    申请/专利号CN201110361216.7

  • 发明设计人 郭旭峰;刘贵宅;李艳;于芳;

    申请日2011-11-15

  • 分类号G06F17/50(20060101);

  • 代理机构11021 中科专利商标代理有限责任公司;

  • 代理人宋焰琴

  • 地址 100029 北京市朝阳区北土城西路3号

  • 入库时间 2024-02-19 18:38:18

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2018-06-26

    发明专利申请公布后的视为撤回 IPC(主分类):G06F17/50 申请公布日:20130515 申请日:20111115

    发明专利申请公布后的视为撤回

  • 2013-06-12

    实质审查的生效 IPC(主分类):G06F17/50 申请日:20111115

    实质审查的生效

  • 2013-05-15

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号