首页> 中国专利> 基于FPGA实现的高速接口与低速接口转换电路及方法

基于FPGA实现的高速接口与低速接口转换电路及方法

摘要

一种基于FPGA实现的高速接口与低速接口转换电路及方法,该基于FPGA实现的高速接口与低速接口转换电路包括相互连接的:高速并行接口模块、高速写控制模块、高速读控制模块、第一数据缓存FIFO读写模块、第二数据缓存FIFO读写模块、低速读控制模块、低速写控制模块、并串转换模块、串并转换模块和低速串行接口模块。本发明的基于FPGA实现的高速接口与低速接口转换电路及方法,可以解决嵌入式系统中高速并行接口与低速串行接口之间数据率和接口协议不匹配问题,同时能够实现全双工通信,采用Xilinx Virtex-5系列FPGA实现时占用的逻辑资源少,易于系统集成。

著录项

  • 公开/公告号CN102999467A

    专利类型发明专利

  • 公开/公告日2013-03-27

    原文格式PDF

  • 申请/专利权人 中国科学院半导体研究所;

    申请/专利号CN201210566722.4

  • 发明设计人 陈弘达;黄莉;张旭;

    申请日2012-12-24

  • 分类号G06F13/40(20060101);

  • 代理机构11021 中科专利商标代理有限责任公司;

  • 代理人汤保平

  • 地址 100083 北京市海淀区清华东路甲35号

  • 入库时间 2024-02-19 18:23:12

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2015-11-04

    发明专利申请公布后的视为撤回 IPC(主分类):G06F13/40 申请公布日:20130327 申请日:20121224

    发明专利申请公布后的视为撤回

  • 2013-04-24

    实质审查的生效 IPC(主分类):G06F13/40 申请日:20121224

    实质审查的生效

  • 2013-03-27

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号