首页> 中国专利> 用于深度学习加速的非常低精度浮点表示

用于深度学习加速的非常低精度浮点表示

摘要

本公开涉及用于深度学习加速的非常低精度浮点表示。一种专用电路被配置为使用由非常低精度格式(VLP格式)表示的数字进行浮点计算。VLP格式包括少于十六位并且分配为符号位、指数位(e)和尾数位(p)。经配置的专用电路被操作以存储VLP格式的数值的近似,其中该近似被表示为分数的倍数的函数,其中分数是能够仅使用尾数位表示的离散值的数量的倒数。

著录项

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2019-12-10

    实质审查的生效 IPC(主分类):G06F9/30 申请日:20190429

    实质审查的生效

  • 2019-11-15

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号