...
首页> 外文期刊>Analog Integrated Circuits and Signal Processing >An 8-bit 40 MS/s pipeline A/D converter for WCDMA testbed
【24h】

An 8-bit 40 MS/s pipeline A/D converter for WCDMA testbed

机译:用于WCDMA测试平台的8位40 MS / s管道A / D转换器

获取原文
获取原文并翻译 | 示例
           

摘要

This paper describes an 8-bit 40 MS/s pipeline AID converter suitable for WCDMA receiver applications. Small power consumption is achieved by using 1.5 bit/stage pipeline architecture and by scaling the capacitor values along the converter. Digital correction allows also to use very low power dynamic comparators. The multiplying D/A converters (MDACs) utilize a modified folded cascode amplifier. The circuit is designed and fabricated in a 0.5μm CMOS technology. The measured DNL is 0.85 LSB and INL 1.91 LSB. The converter achieves over 48 dBc SFDR and more than 41 dBc SNDR dissipating 61 mW from a 2.7 V supply.
机译:本文介绍了一种适用于WCDMA接收器应用的8位40 MS / s流水线AID转换器。通过使用1.5位/级流水线架构以及通过沿转换器缩放电容器值,可以实现较小的功耗。数字校正还允许使用功耗非常低的动态比较器。乘法D / A转换器(MDAC)利用改进的折叠共源共栅放大器。该电路采用0.5μmCMOS技术进行设计和制造。测得的DNL为0.85 LSB和INL 1.91 LSB。该转换器在2.7 V电源中的功耗为61 mW,可实现超过48 dBc的SFDR和超过41 dBc的SNDR。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号