首页> 外文期刊>電子情報通信学会技術研究報告. 集積回路. Integrated Circuits and Devices >動的再構成LSI向け省回路構成情報量細粒度プログラマブル論理素子に関する研究-フレキシブルプロセッサ用プログラマブル論理素子
【24h】

動的再構成LSI向け省回路構成情報量細粒度プログラマブル論理素子に関する研究-フレキシブルプロセッサ用プログラマブル論理素子

机译:在教育部LSI电路配置信息分木纹,可编程逻辑元件,可编程逻辑元件的柔性处理器动态重构的研究

获取原文
获取原文并翻译 | 示例
           

摘要

瞬時に最適機能に再構成可能なハードウェアアーキテクチャは,多品種少量システムLSI時代の新しいコンピューティングパラダイムである。 我々は,その機能を実現するフレキシブルプロセッサの開発を行っている。 フレキシブルプロセッサは信号処理と同時に次の回路構成情報をダウンロードすることを特徴とする。従来のルックアップテーブル(LUT)ベースのFPGAでは莫大な回路構成情報が必要なため,実時間での回路構成情報のダウンロードは困難である。 そこでフレキシブルプロセッサ用に,回路構成情報量をLUTの7分の1まで低減するプログラマブル論理素子を開発した。
机译:可以使用最佳功能重新配置的硬件架构是用于多种繁殖的小型系统LSI时代的新计算范例。 我们正在开发一种灵活的处理器,实现其功能。 灵活的处理器的特征在于它与信号处理同时下载下一个电路配置信息。 基于传统的查找表(LUT)的FPGA需要巨大的电路配置信息,因此很难实时下载电路配置信息。 因此,对于灵活的处理器,我们开发了一种可编程逻辑设备,可将电路配置信息的量减少到LUT的一个7/1。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号