首页> 外文期刊>電子情報通信学会技術研究報告. 集積回路. Integrated Circuits and Devices >Evaluation of compact multi-bank memory using multi-stage interconnection network
【24h】

Evaluation of compact multi-bank memory using multi-stage interconnection network

机译:采用 多级 互连网络 的 紧凑型 多组存储器 评估

获取原文
获取原文并翻译 | 示例
           

摘要

It is common to use crossbar network which is based on non-blocking network architecture for combination between the processors and a memory in the conventional multi-banks memory system. But, these conventional memory system can not achive high memory access bandwidth within small chip area. Therefore, adopting blocking network is proposed. However, compared with non-blocking network, the rate of access passage declines in blocking network. EBSF (Expanded Banyan Switching Fabrics) is proposed as a solution to this problem. This paper proposes to add aome stages to EBSF and applies this blocking network with multi-bank memory system, evaluates the proposal method by using a benchmark program. According to the evaluation results, the proposal method succeeded in holding 10% or less increase of processing time, and reducing a circuit scale to 1/10 by compared with conventional method.
机译:通常使用基于非阻塞网络架构的横杆网络,以便在处理器和传统多银行存储系统中的存储器之间的组合。 但是,这些传统的存储器系统不能在小芯片区域内实现高内存访问带宽。 因此,提出了采用阻塞网络。 然而,与非阻塞网络相比,阻塞网络中的访问通道率下降。 EBSF(扩展榕树开关面料)被提出为解决此问题的解决方案。 本文建议将AOME阶段添加到EBSF,并使用多银行存储系统应用此阻止网络,通过使用基准程序来评估提案方法。 根据评估结果,该提案方法成功地保持了10%以下的加工时间增加,并与传统方法相比,将电路比例降低至1/10。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号