...
首页> 外文期刊>電子情報通信学会技術研究報告. 集積回路. Integrated Circuits and Devices >HDRアーキテクチャを対象とした複数電源電圧指向の低電力化高位合成手法
【24h】

HDRアーキテクチャを対象とした複数電源電圧指向の低電力化高位合成手法

机译:多电源电源电源导向低电源的低功耗高电平综合方法相对于HDR架构导向

获取原文
获取原文并翻译 | 示例
   

获取外文期刊封面封底 >>

       

摘要

携帯機器の駆動時間や発熱が問題となる現代,低電力化を意識したLSI設計が必要である.半導体の微細化技術の向上のため,ゲート遅延に対する配線遅延の割合が増加し,配線遅延を考慮した設計も必要である.システムLSIの設計手法として高位合成があるが,低電力化と配線遅延の双方を意識した高位合成としてHDRアーキテクチャを対象とした複数電漁電圧指向の高位合成がある.しかし,これはスケジューリング/FUバインディングの際,直接的に消費エネルギーを最小化するのではなく,実行時間の最小化を目的とすることで2次的に消費エネルギーを削減している.本稿では,HDRアーキテクチャを対象とした,複数電源電圧を考慮した消費エネルギーの最小化を目的とするスケジューリング/FUバインディングを提案する.計算機実験により提案手法は,従来のレジスタ分散型アーキテクチャと比較して最大45.1%程度消費エネルギーを削減でき,従来のHDRアーキテクチャを対象とした手法と比較して最大15.9%程度消費エネルギーを削減できることを確認した.
机译:有必要设计LSI,这是便携式设备的驱动时间和现代和发热的问题。为了改善半导体小型化技术,考虑布线延迟的布线延迟与栅极延迟的比率增加和设计。虽然有一个高级别的合成作为系统LSI的设计方法,但是具有高级别的渔业电压导向的高级合成,其瞄准HDR架构作为高电平合成意识到低功率和布线延迟。然而,这是通过最小化执行时间的目的,而不是最小化调度/傅绑定期间的能量消耗的二阶能耗。在本文中,我们提出了一种调度/傅绑定,以考虑HDR架构的多电源电压最小化能量消耗。与传统的登记架架构相比,计算机实验可以将能耗降低至45.1%,而与传统的HDR架构相比,降低能耗高达15.9%。确认。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号