...
首页> 外文期刊>電子情報通信学会技術研究報告. 集積回路. Integrated Circuits and Devices >DDRインターフェースに適したデューティ補正機能をもつ小面積、低消費電力、広電源·周波数レンジを実現する位相同期ループ
【24h】

DDRインターフェースに適したデューティ補正機能をもつ小面積、低消費電力、広電源·周波数レンジを実現する位相同期ループ

机译:相位同步环路,实现小面积,低功耗,宽电源和频率范围,具有适用于DDR接口的占空比校正功能

获取原文
获取原文并翻译 | 示例
           

摘要

DDRインターフェースに適したデューティ補正機能をもつミスロックフリーな位相同期ループを提案する。 キーとなる技術はスイッチングノイズまで含めた充放電を完全に平衡させる完全平衡チャージポンプである。 提案DLLは電源電圧2.0V~4.0V、周波数10M~300MHzの動作条件で、デューティ比30%~70%に劣化した入力CLK信号を49%~51%に補正する。 また、0.3um CMOSプロセスにて0.03mm{sup}2の小面積、9mW@300MHzの低消費電力を達成した。
机译:我们提出了一种无误锁的锁相环,具有适用于DDR接口的占空比校正功能。 关键技术是完全平衡的电荷泵,完全平衡充电和放电,包括开关噪音。 该提议DLL将输入的CLK信号恢复为占空比为30%至70%的占空比,电源电压为2.0 V至4.0V,频率为10米至300 MHz。 另外,0.3μmCMOS过程中的低功耗为0.03mm {sup} 2,实现了低功耗。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号