...
首页> 外文期刊>電子情報通信学会技術研究報告. フォトニックネットヮ-ク. Photonic Network >Buffer Management based on a Parallel and Pipeline Mechanism to Support 128×128 Photonic Packet Switches with 40Gbps Ports
【24h】

Buffer Management based on a Parallel and Pipeline Mechanism to Support 128×128 Photonic Packet Switches with 40Gbps Ports

机译:基于并行和管道机制的缓冲区管理支持128×128光子分组交换机,具有40Gbps端口

获取原文
获取原文并翻译 | 示例
           

摘要

We investigate a high-speed buffer management mechanism for output-buffered photonic packet switches. We propose a parallel and pipeline mechanism on multi-processing architecture for this purpose. The machanism provides N times faster processing than an existing 0(N) mechanism does, where N is the number of ports. Through hardware simulation after place and route operation, we confirm feasibility of an FPGA-based buffer management hardware for 8×8 photonic packet switches with 40Gbps ports, which is capable of asynchronously arriving variable-size packets, of which minimum is 64byte. A support of 128×128 packet switch with 40Gbps ports is also feasible by using our mechanism and a latest FPGA technology.
机译:我们研究了输出缓冲光子分组交换机的高速缓冲管理机制。 我们为此目的提出了一种对多处理架构的平行和管道机制。 Machanism提供比现有0(n)机制更快的处理,其中n是端口的数量。 通过硬件仿真在地点和路由操作之后,我们确认了8×8光子包交换机的FPGA的缓冲区管理硬件的可行性,其中40Gbps端口能够异步到达可变大小的数据包,其中最小是64byte。 通过使用我们的机制和最新的FPGA技术,带有40Gbps端口的128×128个分组交换机的支持也是可行的。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号