...
首页> 外文期刊>Microsystem technologies >A fast-lock and low-power DLL-based clock generator applied for DDR4
【24h】

A fast-lock and low-power DLL-based clock generator applied for DDR4

机译:应用于DDR4的基于快速锁和低功耗DLL的时钟发生器

获取原文
获取原文并翻译 | 示例
           

摘要

This paper presents a fast-lock and low-power delay-locked loop (DLL) circuit applied for DDR4. The proposed modified phase detector and modified charge pump can reduce locking time as well as static phase error. The glitch elimination circuit reduces glitches in the PD for reducing the glitch power. The phase interpolator and phase combiner circuit are used to generate four output frequencies: 0.2, 0.4, 0.8, and 1.6 GHz. The design is fabricated through a 0.18-mu m standard CMOS process with a supply voltage of 1.8 V. The simulation results indicate that the lock time is less than 20 cycles and the power consumption of the DLL is 15.14 mW at 1.6 GHz. The active die area of the proposed DLL-based clock generator is 0.51 mm(2).
机译:本文介绍了施加了一种快速锁定和低功耗锁定环路(DLL)电路,适用于DDR4。 所提出的修改的相位检测器和改进的电荷泵可以减少锁定时间以及静态相位误差。 故障消除电路减少了PD中的毛刺,以减少毛刺功率。 相位插值器和相位组合器电路用于产生四个输出频率:0.2,0.4,0.8和1.6 GHz。 该设计通过0.18-mu M标准CMOS工艺制造,电源电压为1.8 V.仿真结果表明锁定时间小于20个周期,DLL的功耗为1.6 GHz为15.14 mW。 所提出的基于DLL的时钟发生器的有源模具区域为0.51毫米(2)。

著录项

  • 来源
    《Microsystem technologies》 |2018年第1期|共10页
  • 作者单位

    Natl Kaohsiung Normal Univ Dept Elect Engn 62 Shenzhong Rd Kaohsiung 82444 Taiwan;

    Tamkang Univ Dept Elect &

    Comp Engn 151 Yingzhuan Rd New Taipei 23517 Taiwan;

    Tamkang Univ Dept Elect &

    Comp Engn 151 Yingzhuan Rd New Taipei 23517 Taiwan;

    Tamkang Univ Dept Elect &

    Comp Engn 151 Yingzhuan Rd New Taipei 23517 Taiwan;

    Tamkang Univ Dept Elect &

    Comp Engn 151 Yingzhuan Rd New Taipei 23517 Taiwan;

  • 收录信息
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类 微电子学、集成电路(IC);
  • 关键词

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号