首页> 外文期刊>トランジスタ技術 >HDL記述による設計法をマスタする:実験で学ぶロジック回路設計-第3回 HDL記述とCPLDの端子をつなぐ①
【24h】

HDL記述による設計法をマスタする:実験で学ぶロジック回路設計-第3回 HDL記述とCPLDの端子をつなぐ①

机译:通过HDL描述掌握设计方法:通过实验学到的逻辑电路设计第3次将HDL描述连接到CPLD端子①

获取原文
获取原文并翻译 | 示例
           

摘要

本連載の目的は,ロジック回路の作り方を身につけることです.実験しながら解説を進めるために,(1) CPLDの外側の回路;(2) CPLD外とCPLD内を結ぶのに使うHDL記述を用意します.本連載では,本誌2006年4月号の付録CPLD基板(アルテラ社のMAX IIを搭載)を応用して,各種ロジック回路を実験/実習していくことにします.付録CPLD基板そのままでは実験/実習に使えないので,ロジック回路実験ボードHDL-CQ1(写真3-1)を作り,その上に付録CPLD基板を載せて使います.今回は,このロジック回路実験ボードについて解説します.電子工作の経験があれば自作できます.また,頒布も予定しています.詳しくは下記Webページを参照ください
机译:本系列的目的是学习如何制作逻辑电路。为了进行实验时进行解释,(1)CPLD外部的电路;(2)准备用于连接CPLD外部和CPLD内部的HDL描述。在本系列中,我们将通过应用本杂志2006年4月发行的附录CPLD板(配备Altera的MAX II)来实验/练习各种逻辑电路。由于附录CPLD板不能直接用于实验/实践,因此请制作逻辑电路实验板HDL-CQ1(照片3-1)并在其上使用附录CPLD板。这次,我将解释该逻辑电路实验板。如果您有电子工作经验,则可以自己做。我们还计划分发它。请参考以下网页了解详细信息

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号