首页> 外文期刊>電子情報通信学会技術研究報告. VLSI設計技術. VLSI Design Technologies >デュアルV-th技術を用いた動的リコンフィギャラブルプロセッサの低消費電力化
【24h】

デュアルV-th技術を用いた動的リコンフィギャラブルプロセッサの低消費電力化

机译:采用双Vth技术的动态可重构处理器的低功耗

获取原文
获取原文并翻译 | 示例
           

摘要

Dual-Vthを用いて動的リコンフィギャラブルプロセッサのリーク電力を削減する手法を提案する.動的リコンフィギャラブルプロセッサは,PEのアレイから構成されており,その動作周波数は問題をマッピングした際のクリティカルパスに依存する.そこで,High-Vthを用いた遅いがリーク電力の少ないPEとLow-Vthを用いた高速だがリーク電力の多いPEを混在させることで,性能を落とさずに全体のリーク電力を下げる.65nmプロセスを用いたMuCCRA-3をベースとし,High-VthのPEとLow-VthのPEの配置方法を検討した結果,高速なPEと低速なPEを1対1で混在させる配置が優れていることが明らかになった.
机译:我们提出了一种使用Dual-Vth降低动态可重新配置处理器的泄漏功率的方法。动态可重配置处理器由一系列PE组成,这些PE的工作频率取决于映射问题时的关键路径。因此,通过混合使用高Vth的低泄漏功率的慢速PE和使用低Vth的高速但具有高泄漏功率的PE进行混合,可在不降低性能的情况下降低总体泄漏功率。基于使用65nm工艺的MuCCRA-3,作为研究高Vth PE和低Vth PE的布置方法的结果,将高速PE和低速PE以1∶1混合的布置是优异的。变得清楚了。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号