首页> 外文期刊>電子情報通信学会技術研究報告. コンピュ-タシステム. Computer Systems >スケーラブル·ハードウェア機構におけるハードウェア拡張プロトコル
【24h】

スケーラブル·ハードウェア機構におけるハードウェア拡張プロトコル

机译:可扩展硬件机制中的硬件扩展协议

获取原文
获取原文并翻译 | 示例
       

摘要

近年,ASICのプロトタイプとともにFPGAを用いたアクセラレーションへの注目が集まっている.しかし,現状のFPGAにおいては,利用可能なロジックセルとLUTや,その使用率の増加による動作周波数の低下という点から実現する回路規模には限界がある.そこで,複数のFPGA上へ回路を分割して実装を行い,問題点の改善が図られている.その際に重要となるのが,分割回路間における回路の信号情報の送受信である.我々は,回路間の信号情報の通信に着目し,複数のFPGA間で効率よく分割回路を実現するスケーラブルハードウェア機構を考案し,それをサポートするハードウェア拡張プロトコルを提案した.本論文では,提案したハードウェア拡張プロトコルを複数のFPGA間において実装し,実際の動作の検証を行った.
机译:近年来,注意力已集中在使用FPGA和ASIC原型进行加速上。然而,在当前的FPGA中,在可用逻辑单元和LUT以及由于其使用率增加而导致的工作频率降低方面,可以实现的电路规模受到限制。因此,电路被分割并安装在多个FPGA上以改善问题。那时,重要的是分压电路之间的电路信号信息的发送和接收。着眼于电路之间的信号信息通信,我们设计了一种可扩展的硬件机制,可以有效地实现多个FPGA之间的分离电路,并提出了一种支持该机制的硬件扩展协议。在本文中,我们在多个FPGA之间实现了建议的硬件扩展协议,并验证了实际操作。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号