...
首页> 外文期刊>電子情報通信学会技術研究報告. 集積回路. Integrated Circuits and Devices >低電力プログラマブル遅延素子と遅延同期回路を用いた製造後クロックスキュー調整手法
【24h】

低電力プログラマブル遅延素子と遅延同期回路を用いた製造後クロックスキュー調整手法

机译:使用低功率可编程延迟元件和延迟同步电路的制造后时钟偏移调整方法

获取原文
获取原文并翻译 | 示例
   

获取外文期刊封面封底 >>

       

摘要

微細化に起因する製造ばらつき問題の解決法として、プログラマブル遅延素子PDEを利用して、チップ製造後に遅延ばらつきを調整するポストシリコンチューニングが知られている。まず本研究では、チャネル分割型PDE を提案し、その低電力性について報告する。またPDEを伴うクロック木のモデルにおいて、チップ内部に遅延同期回路DLLを組込み、製造後にチップ外部からフリップフロップ間のスキューを測定し、PDEを調整するため機構の提案し、シミュレーションにより検証する。
机译:作为解决由小型化引起的制造偏差的问题,已知通过使用可编程延迟元件PDE来调整芯片制造后的延迟偏差的硅后调节。首先,在这项研究中,我们提出了一种通道分离型PDE并报告了其低功耗。在带PDE的时钟树模型中,在芯片中内置了一个延迟同步电路DLL,从制造后从芯片外部测量触发器之间的偏斜,提出了一种调整PDE的机制,并通过仿真进行了验证。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号