首页> 外文期刊>電子情報通信学会技術研究報告. 集積回路. Integrated Circuits and Devices >Zigzag Power-gating,Dual-VTH/VDDおよびMicro-VDD-hoppingを用いた低リーク電力FPGAの設計
【24h】

Zigzag Power-gating,Dual-VTH/VDDおよびMicro-VDD-hoppingを用いた低リーク電力FPGAの設計

机译:使用Zigzag功率门控,双VTH / VDD和Micro-VDD跳频设计低泄漏功率FPGA

获取原文
获取原文并翻译 | 示例
           

摘要

本研究はリーク電力の支配的な世代でFPGAの低消費電力を行なっている。 FPGAをブロックに分けて必要な速度に応じ、各ブロックの電圧と周波数を変えて消費電力を減らす。 この方法をmicro-VCC-hoppingと呼ぶ。 ブロック電圧を変えることでダイナミック電力だけでなく、リーク電力も減る。 提案したFPGAでは低振幅配線を用いる。 Ⅴ。 。 Lを使うことで配線がシンプルになり、配線容量が小さくなって消費電力を抑えることができる。 Micro-VDD-hoppingではレベル?シフタが必要であるが従来のレベル·シフタはpull-downトランジスタとpull-uPトランジスタのケンカが強いため遅延と消費電力は大きい。 ケンカが小さいレベル·シフタを提案した。 スニーク·リーク電流のないZigzagパワー·ゲティングを適用することでFPGAのリーク電力を2桁削減できた。
机译:在这项研究中,FPGA的低功耗是在泄漏功率的主要产生中实现的。将FPGA分为多个模块,并根据所需速度更改每个模块的电压和频率,以降低功耗。此方法称为微VCC跳跃。通过改变模块电压,不仅可以降低动态功率,还可以降低泄漏功率。拟议的FPGA使用低幅度布线。 V. ..通过使用L,布线变得简单,布线容量变小,并且能够抑制功耗。微型VDD跳变需要一个电平转换器,但是传统的电平转换器由于下拉晶体管和上拉uP晶体管之间的激烈竞争而具有较大的延迟和功耗。 Kenka提出了一个小型的电平转换器。通过应用无字形泄漏电流的Zigzag功率获取,我们能够将FPGA的泄漏功率降低两位数。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号