首页> 外文期刊>IEEE transactions on very large scale integration (VLSI) systems >An R2R-DAC-Based Architecture for Equalization-Equipped Voltage-Mode PAM-4 Wireline Transmitter Design
【24h】

An R2R-DAC-Based Architecture for Equalization-Equipped Voltage-Mode PAM-4 Wireline Transmitter Design

机译:基于R2R-DAC的架构,用于配备均衡器的电压模式PAM-4有线发射机设计

获取原文
获取原文并翻译 | 示例

摘要

This brief presents a wireline transmitter architecture, enabling multilevel signaling with feedforward equalization (FFE) in voltage-mode. A compact R2R-DAC-based front end is proposed and analyzed in terms of its speed, power consumption, and linearity. A voltage-mode PAM-4 transmitter with 2-tap FFE utilizing the proposed architecture is implemented in the 65-nm CMOS technology. It achieves a data rate of 34 Gb/s and an energy efficiency of 2.7 mW/Gb/s.
机译:本简介介绍了一种有线发射机架构,可在电压模式下通过前馈均衡(FFE)实现多级信令。提出了一种基于R2R-DAC的紧凑型前端,并从其速度,功耗和线性度方面进行了分析。在65 nm CMOS技术中实现了采用所建议架构的具有2抽头FFE的电压模式PAM-4发射机。它实现了34 Gb / s的数据速率和2.7 mW / Gb / s的能效。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号