...
首页> 外文期刊>IEEE Journal of Solid-State Circuits >A 256/spl times/256 CMOS differential passive pixel imager with FPN reduction techniques
【24h】

A 256/spl times/256 CMOS differential passive pixel imager with FPN reduction techniques

机译:具有FPN降低技术的256 / spl times / 256 CMOS差分无源像素成像仪

获取原文
获取原文并翻译 | 示例
           

摘要

A 256/spl times/256 passive pixel imager has been implemented in a CMOS 0.6-/spl mu/m technology. A column-parallel differential architecture with a correlated double-sampling output circuit removes the smear-like effects of a parasitic current that plagues passive pixels, 0.1% pixel-to-pixel and 0.4% column-to-column fixed-pattern noise are achieved.
机译:256 / spl倍/ 256的无源像素成像仪已采用CMOS 0.6- / spl mu / m技术实现。具有相关双采样输出电路的列并行差分架构消除了困扰无源像素的寄生电流的拖尾效应,实现了0.1%的像素到像素和0.4%的列到列固定模式噪声。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号