...
首页> 外文期刊>IEEE Journal of Solid-State Circuits >A 1.4-V 10-bit 25-MS/s pipelined ADC using opamp-reset switching technique
【24h】

A 1.4-V 10-bit 25-MS/s pipelined ADC using opamp-reset switching technique

机译:采用运算放大器复位开关技术的1.4V 10位25-MS / s流水线ADC

获取原文
获取原文并翻译 | 示例

摘要

A low-voltage opamp-reset switching technique (ORST) that does not use clock boosting, bootstrapping, switched-opamp (SO), or threshold voltage scaling is presented. This technique greatly reduces device reliability issues. Unlike the SO technique, the opamps stay active for all clock phases and, therefore, the ORST is suitable for high-speed applications. This new switching technique is applied to the design of a 10-bit 25-MS/s pipelined analog-to-digital converter (ADC). The prototype ADC was fabricated in a 0.35-Μm CMOS process and demonstrates 55-dB signal-to-noise ratio, 55-dB spurious-free dynamic range, and 48-dB signal-to-noise-plus-distortion ratio performance with a 1.4-V power supply. The total power consumption is 21 mW. The ADC's minimum operating power supply is 1.3 V (|VTH,P| = 0.9 V) and the maximum operating frequency is 32 MS/s. The ORST is fully compatible with future low-voltage submicron CMOS processes.
机译:提出了一种不使用时钟提升,自举,开关运算放大器(SO)或阈值电压调节的低压运算放大器复位开关技术(ORST)。此技术大大减少了设备可靠性问题。与SO技术不同,运算放大器在所有时钟相位均保持活动状态,因此,ORST适用于高速应用。这项新的开关技术被应用于10位25-MS / s流水线模数转换器(ADC)的设计。 ADC原型是在0.35μmCMOS工艺中制造的,展示了55dB的信噪比,55dB的无杂散动态范围和48dB的信噪比与失真比性能,具有1.4 V电源。总功耗为21 mW。 ADC的最小工作电源为1.3 V(| VTH,P | = 0.9 V),最大工作频率为32 MS / s。 ORST与未来的低压亚微米CMOS工艺完全兼容。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号