...
首页> 外文期刊>IEEE Journal of Solid-State Circuits >A 1.8-V 6-bit 1.3-GHz flash ADC in 0.25-Μm CMOS
【24h】

A 1.8-V 6-bit 1.3-GHz flash ADC in 0.25-Μm CMOS

机译:0.25μmCMOS的1.8V 6位1.3GHz闪存ADC

获取原文
获取原文并翻译 | 示例
   

获取外文期刊封面封底 >>

       

摘要

The design and optimization of a high-speed low-voltage CMOS flash analog-to-digital converter (ADC) are presented. The optimization procedures used during the design give the needed specifications of the different building blocks. Also, an extensive description of the implemented digital error correction technique is described. The used analog power supply is only 1.8 V. The maximum sampling speed is 1.3 GHz. The signal-to-noise-plus-distortion ratio (SNDR) at 133 kHz is 33.2 dB, and the SNDR at 500 MHz is 32 dB. The total power consumption of the converter at full speed is 600 mW and the total active area is only 0.13 mm2. The ADC is implemented in a 0.25-Μm pure digital CMOS technology.
机译:给出了高速低压CMOS闪存模数转换器(ADC)的设计和优化。设计期间使用的优化程序给出了不同构件的所需规格。而且,描述了所实现的数字纠错技术的广泛描述。使用的模拟电源仅为1.8V。最大采样速度为1.3 GHz。 133 kHz时的信噪比失真比(SNDR)为33.2 dB,500 MHz时的SNDR为32 dB。全速时转换器的总功耗为600 mW,总有效面积仅为0.13 mm2。 ADC采用0.25μm纯数字CMOS技术实现。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号